2009年2月17日 星期二

[轉]機率邏輯化不完美為省電美

萊斯大學(Rice Univeristy)和南洋理工學院(Nanyang Technological University)開發出「速度快7倍、用電量省30倍」的晶片!根據萊斯大學Krishna Palem教授(右圖)的說法,這種晶片不使用傳統的布林邏輯(Boolean Logic),而改採用機率邏輯(Probabilistic Logic),因而能夠節省耗電量。

由 於使用布林邏輯時,需要精確的運算出結果,才能設定成0與1的數值,然而使用機率邏輯時,只要機率傾向於1,就直接設定成1,傾向於0,就設定成0,因此 能節省運算過程中的用電量,在某些情況下,不夠精確的運算結果,並不會影響到實際應用的品質,反而能節省能源的消耗,所以一點小「缺陷」沒什麼關係,比方 說,把這種PCMOS技術(Probabilistic CMOS)技術運用在其他嵌入式系統或是手機當中,傳送到手機上的圖片影像,即使少了後面幾個位元,受限於銀幕過小或人腦的不足,根本辨識不出來,反而能 省下手機電池的用電量,所以誰說不完美不能是一種美呢?

0 意見:

張貼留言